Публікація:
Особливості реалізації вузла швидкого перетворення фур’є на пліс архітектури FPGA

dc.contributor.authorЧумак, В. С.
dc.contributor.authorСвид, І. В.
dc.date.accessioned2021-04-09T15:06:10Z
dc.date.available2021-04-09T15:06:10Z
dc.date.issued2021
dc.description.abstractThe controller implements the FFT graph by generating addresses for memory banks, receives the control signal about the start of the conversion, issues the spectrum ready flag and provides the output spectrum array in binary inverse order. It seems reasonable to design the controller in HDL language. This makes it possible to write a universal controller, which makes it possible to build controllers for calculators with different FFT bases by changing a parameter in the text of the controller's program code and its subsequent «recompilation».uk_UA
dc.identifier.citationЧумак В.С. Особливості реалізації вузла швидкого перетворення фур’є на пліс архітектури FPGA / В. С. Чумак, І. В. Свид // Радиоэлектроника и молодежь в ХХI веке : материалы 25-го Междунар. молодеж. форума, 20–22 апр. 2021 г. – Харьков : ХНУРЭ, 2021. – Т. 3. – С. 187–188.uk_UA
dc.identifier.urihttps://openarchive.nure.ua/handle/document/15445
dc.subjectFPGAuk_UA
dc.subjectШПФuk_UA
dc.subjectоперація «метелик»uk_UA
dc.titleОсобливості реалізації вузла швидкого перетворення фур’є на пліс архітектури FPGAuk_UA
dc.typeThesisuk_UA
dspace.entity.typePublication

Файли

Оригінальний пакет
Зараз показано 1 - 1 з 1
Завантаження...
Зображення мініатюри
Назва:
tez_Chumak_Svyd_mmf.PDF
Розмір:
282.3 KB
Формат:
Adobe Portable Document Format
Ліцензійний пакет
Зараз показано 1 - 1 з 1
Немає доступних мініатюр
Назва:
license.txt
Розмір:
9.42 KB
Формат:
Item-specific license agreed upon to submission
Опис: