Кафедра інформаційно-мережної інженерії (ІМІ)
Постійний URI для цієї колекції
Перегляд
Перегляд Кафедра інформаційно-мережної інженерії (ІМІ) за автором "Barannik, D. V."
Зараз показано 1 - 1 з 1
Результатів на сторінку
Варіанти сортування
Публікація Video segment coding method for bit rate control information technology(Наукоємні технології, 2020) Barannik, Vlad.; Ryabukha, U. N.; Tverdokhlib, V. V.; Shulgin, S. S.; Barannik, D. V.Розглядаються концептуальні засади побудови ефективного методу кодування у складі модулю управління бітовою швидкістю трафіку відео у системі обробки відеоданих на рівні джерела. Даний метод забезпечує зменшення кількості біт на опис відеокадрів за рахунок скорочення ряду надмірностей – а саме – структурної та комбінаторної, які у більшості випадків при обробці традиційними методами залишаються без зміни. Це досягається шляхом виявлення довжин серій двійкових елементів у бінарному описі трансформант ДКП. При цьому, беруться до уваги особливості локалізації двійкових серій, а саме – те, що максимальна кількість нульових елементів двійкового опису може бути виявлена у межах високочастотної зони трансформанти, та у межах молодших розрядів компонент. Розкривається сутність використання запропонованого методу кодування у ході управління бітовою швидкістю відео потоку, а саме – принципи побудови кодового представлення фрагмента кадру та підходи щодо визначення структурних одиниць окремого відеокадру, у рамках якого здійснюється управління. Метод орієнтується на обробку бітового представлення трансформант дискретно-косинусного перетворення, при цьому, на даному етапі обробки трансформанта розглядається як структурна складова кадру відео потоку, на рівні якої здійснюється кодування. У той же час, для забезпечення гнучкості управління бітовою швидкістю відеотрафіку, відносно кожної з трансформант дискретно-косинусного перетворення виконується декомпозиція до рівня множини бітових площин. Окрім того, такий принцип формування кодового представлення фрагменту відео потоку дозволяє контролювати рівень помилки, яку може бути внесено у процесі управління бітовою швидкістю. Оскільки у рамках запропонованого підходу передбачається контроль бітової швидкості шляхом маніпулювання кількістю бітових площин, що складають опис трансформанти, рівень помилки може контролюватися за рахунок виключення з розгляду лише тих бітових площин, які найменшим чином сприяють зменшенню цілісності даних.