Коломоєць, Б. М.2024-07-262024-07-262024Коломоєць Б. М. HDL-модель керуючого автомату паралельної дії : пояснювальна записка до кваліфікаційної роботи здобувача вищої освіти на другому (магістерському) рівні, спеціальність 123 Комп'ютерна інженерія / Б. М. Коломоєць ; М-во освіти і науки України, Харків. нац. ун-т радіоелектроніки. – Харків, 2024. – 72 с.https://openarchive.nure.ua/handle/document/27594Метою кваліфікаційної роботи є розробка HDL-моделі логічного керуючого автомату паралельної дії з розширеним функціоналом у вигляді програмованих таймерів, для формування можливості його практичної реалізації на базі ПЛІС. У ході виконання кваліфікаційної роботи проведено аналіз керуючих пристроїв з паралельною архітектурою – класичного ПЛІС-контролера паралельної дії та ПЛІС-контролера паралельної дії з розширеними функціональними можливостями. Розглянуто перспективний засіб реалізації керуючих пристроїв з паралельною архітектурою – програмовані логічні інтегральні схеми. Виконано аналіз HDL-моделі класичного ПЛІС-контролера паралельної дії. Досліджено інструментальні засоби розробки HDL-моделей керуючих пристроїв з паралельною архітектурою. Виконано розробку HDL-моделі перспективного ПЛІС-контролера ПД з програмованими таймерами.ukкеруючі пристрої з паралельною архітектуроюПЛІС-контролер паралельної діїHDL-модельHDL-модель керуючого автомату паралельної діїHDL Model for Parallel Action Control AutomatonOther